Conforme mostra a simplificação, o segmento g irá permanecerá aceso em todos os casos, pois g = 1. No circuito, no caso de uma montagem prática, essa ligação deverá ser feita através de um resistor, convenientemente calculado conforme o Vcc, para não danificar o display.

## 5.4 Circuitos Aritméticos

Dentro do conjunto de circuitos combinacionais aplicados para finalidade específica nos sistemas digitais, destacam-se os circuitos aritméticos. São utilizados, principalmente, para construir a ULA (Unidade Lógica Aritmética) dos microprocessadores e, ainda, encontrados disponíveis em circuitos integrados comerciais. Neste tópico, abordaremos os principais circuitos aritméticos e seus subsistemas derivados.

#### 5.4.1 Meio Somador

Antes de iniciarmos o assunto, vamos relembrar alguns tópicos importantes da soma de 2 números binários:

Após essa breve introdução, vamos montar uma tabela da verdade da soma de 2 números binários de 1 algarismo:

| A | В | S | Ts |
|---|---|---|----|
| 0 | 0 | 0 | 0  |
| 0 | 1 | 1 | 0  |
| 1 | 0 | 1 | 0  |
| 1 | 1 | 0 | 1  |

Ts 
$$\rightarrow$$
 transporte de saída  
 $(0 + 0 = 0 \rightarrow Ts = 0)$   
 $(0 + 1 = 1 \rightarrow Ts = 0)$   
 $(1 + 0 = 1 \rightarrow Ts = 0)$   
 $(1 + 1 = 0 \rightarrow Ts = 1)$ 

Representando cada número por 1 bit, podemos, então, montar um circuito que possui como entradas A e B, e como saída, a soma dos algarismos (S) e o respectivo transporte de saída (Ts). As expressões características do circuito, extraídas da tabela, são:

$$S = A \oplus B$$

Ts = AB

O circuito a partir destas expressões é visto na figura 5.31.



Figura 5.31

A representação em bloco deste circuito é vista na figura 5.32.



Figura 5.32

Este circuito Meio Somador é também conhecido como Half Adder, sendo a saída de transporte denominada carry out, ambos os termos derivados do inglês.

# 5.4.2 Somador Completo

O Meio Somador possibilita efetuar a soma de números binários com 1 algarismo. Para se fazer a soma de números binários de mais algarismos, esse circuito torna-se insuficiente, pois não possibilita a introdução do transporte de entrada proveniente da coluna anterior. Para melhor compreensão, vamos analisar o caso da soma:  $1110_2 + 110_2$ . Assim sendo, temos:



A coluna 1 tem como resultado um transporte de saída igual a 0. A coluna 2 tem como resultado 0 e um transporte de saída igual a 1. A coluna 3 tem um transporte de entrada igual a 1 (Ts da coluna anterior), possui resultado 1 e transporte de saída igual a 1. A coluna 4 tem transporte de entrada igual a 1, resultado 0 e transporte de saída 1. A coluna 5 possui apenas um transporte de entrada (Ts da coluna 4) e, obviamente, seu resultado será igual a 1.

Para fazermos a soma de 2 números binários de mais algarismos, basta somarmos coluna a coluna, levando em conta o transporte de entrada que nada mais é do que o Ts da coluna anterior.

O Somador Completo é um circuito para efetuar a soma completa de uma coluna, considerando o transporte de entrada. Vamos, agora, montar a tabela da verdade deste circuito:

| A | В  | $T_{\rm E}$ | S  | $T_{\rm S}$ |
|---|----|-------------|----|-------------|
| 0 | 0  | 0           | 0  | 0           |
| 0 | 0  | 1           | 1. | 0           |
| 0 | 1  | 0           | 1  | 0           |
| 0 | 1  | 1           | 0  | 1           |
| 1 | 0  | 0           | 1  | 0           |
| 1 | 0  | 1           | 0  | 1           |
| 1 | 1  | 0           | 0  | 1           |
| 1 | 1. | 1           | 1  | 1           |

$$T_E \rightarrow \text{transporte de entrada}$$
  
(0 + 0 + 0 = 0 \rightarrow Ts = 0)

$$(0+0+1=1 \to Ts=0)$$

$$(0+1+0=1 \to Ts=0)$$

$$(0+1+1=0 \rightarrow Ts=1)$$
  
 $(1+0+0=1 \rightarrow Ts=0)$ 

$$(1+0+1=0 \to Ts=1)$$

$$(1+1+0=0 \to Ts=1)$$

$$(1+1+1=1 \to Ts=1)$$

Tabela 5.18

Vamos, então, escrever as expressões características, sem simplificação, de um Somador Completo:

$$S = \overline{A} \overline{B} T_{E} + \overline{A} B \overline{T}_{E} + A \overline{B} \overline{T}_{E} + A B T_{E}$$

$$Ts = \overline{A} B T_{E} + A \overline{B} T_{E} + A B \overline{T}_{E} + A B T_{E}$$

Transpondo para diagramas de Veitch-Karnaugh, temos:

S:



Figura 5.33

Conforme já estudado, podemos escrever:

$$S = A \oplus B \oplus T_E$$

T<sub>s</sub>:



$$T_{S} = BT_{E} + AT_{E} + AB$$

Figura 5.34

Vamos, através das expressões, esquematizar o circuito Somador Completo:



Figura 5.35

Da mesma forma, o circuito apresentado em bloco, é visto na figura 5.36.



Figura 5.36

O circuito Somador Completo é também conhecido como Full Adder, sendo a entrada de transporte denominada carry in, ambos os termos derivados do inglês.

Vamos, para exemplo de aplicação, montar um sistema em blocos que efetua a soma de 2 números de 4 bits, conforme o esquema a seguir:

Para efetuar a soma dos bits A<sub>0</sub> e B<sub>0</sub> dos números (1ª coluna), vamos utilizar um Meio Somador, pois não existe transporte de entrada, mas para as outras colunas utilizaremos Somadores Completos, pois necessitaremos considerar os transportes provenientes das colunas anteriores. O sistema montado é visto na figura 5.37.



Figura 5.37

Generalizando para um sistema que efetua a soma de 2 números de m bits (m = n + 1), temos:



# 5.4.3 Somador Completo a partir de Meio Somadores

Podemos construir um Somador Completo a partir de 2 Meio Somadores. Para isso, vamos analisar as expressões de ambos os blocos:

#### Meio Somador:



Figura 5.39

#### Somador Completo:



Fatorando a expressão de Ts, temos:

$$Ts = T_E (\overline{A}B + A\overline{B}) + AB (\overline{T}_E + T_E) :: Ts = T_E (A \oplus B) + AB$$

Ligando A e B nas entradas do Meio Somador 1, temos:



Figura 5.41

Ligando a saída S do Meio Somador 1 à entrada X do outro Meio Somador e à entrada Y deste, a variável  $T_E$ , temos:



Figura 5.42

Notamos que a saída S do Meio Somador 2 apresenta a soma completa de 2 números.

Analisando as saídas  $T_{S1}$  e  $T_{S2}$ , notamos que são os termos da expressão de Ts de um Somador Completo, logo se fizermos a soma dessas 2 saídas (Porta OU), teremos na saída o Ts de um Somador Completo. A figura 5.43 mostra o circuito completo com essa ligação.



Figura 5.43

#### 5.4.4 Meio Subtrator

Antes de iniciarmos o assunto, vamos relembrar alguns tópicos importantes da subtração de números binários:

Vamos montar a tabela da verdade de uma subtração de 2 números binários de 1 algarismo:

| A | В | S | Ts  |
|---|---|---|-----|
| 0 | 0 | 0 | 0   |
| 0 | 1 | 1 | . 1 |
| 1 | 0 | 1 | 0   |
| 1 | 1 | 0 | 0   |

Tabela 5.19

Representando cada número por 1 bit, podemos montar um circuito com as entradas A e B, e como saída, a subtração (S) e o transporte de saída (Ts).

As expressões características do circuito, extraídas da tabela, são:

$$S = A \oplus B$$

$$Ts = \overline{A}B$$

O circuito a partir destas, é visto na figura 5.44.



Figura 5.44

217

Em bloco, o circuito recebe a representação da figura 5.45.



Figura 5.45

Do inglês, o circuito recebe a denominação Half Subractor.

## 5.4.5 Subtrator Completo

O Meio Subtrator possibilita-nos efetuar a subtração de números binários de 1 algarismo. Para se fazer uma subtração com números de mais algarismos, este circuito torna-se insuficiente, pois não possibilita a entrada do transporte  $(T_{\rm p})$ , proveniente da coluna anterior.

Para compreendermos melhor, vamos analisar a subtração:

 $1100_2$  -  $11_2$ . Assim sendo, temos:



A coluna 1 tem como resultado de saída 1 e apresenta um transporte de saída igual a 1. A coluna 2 tem um transporte de entrada igual a 1 (Ts da coluna anterior), um resultado igual a 0 e um Ts = 1. A coluna 3 tem:  $T_E = 1$ , resultado igual a 0 e Ts = 0 . A coluna 4 tem:  $T_E = 0$ , resultado igual a 1 e Ts = 0.

Para fazermos a subtração de números binários de mais algarismos, basta subtrairmos coluna a coluna, levando em conta o transporte de entrada, que nada mais é do que o Ts da coluna anterior.

O Subtrator Completo é um circuito que efetua a subtração completa de uma coluna, ou seja, considera o transporte de entrada proveniente da coluna anterior. Vamos, agora, montar a tabela da verdade deste circuito:

| A | В  | $T_{\rm E}$ | S | T <sub>s</sub> |
|---|----|-------------|---|----------------|
| 0 | 0  | 0           | 0 | 0              |
| 0 | 0  | 1           | 1 | 1              |
| 0 | 1  | 0           | 1 | 1              |
| 0 | 1  | 1           | 0 | 1              |
| 1 | 0  | 0           | 1 | 0              |
| 1 | 0  | 1           | 0 | 0              |
| 1 | 1  | 0           | 0 | 0              |
| 1 | 1. | 1           | 1 | 1              |

Tabela 5.20

As expressões características extraídas da tabela são:

$$S = \overline{A} \, \overline{B} T_E + \overline{A} B \overline{T}_E + A \overline{B} \overline{T}_E + A B T_E$$

$$Ts = \overline{A}\,\overline{B}T_E + \overline{A}B\overline{T}_E + \overline{A}BT_E + ABT_E$$

Vamos simplificar estas expressões:

S:



(a) 
$$S = A \oplus B \oplus T_E$$

Ts:



(b) 
$$Ts = \overline{A}B + \overline{A}T_E + BT_E$$

Figura 5.46

O circuito derivado das expressões é visto na figura 5.47.



Figura 5.47

Em bloco, recebe a representação da figura 5.48.



Figura 5.48

A denominação derivada do inglês é Full Subtractor.

Da mesma forma, podemos esquematizar um sistema subtrator para 2 números de m bits (m = n + 1). A figura 5.49 mostra um sistema subtrator genérico para 2 números de m bits.



Figura 5.49

Neste sistema, a saída de transporte (Ts) do último bloco torna-se desnecessária se o número  $A_n...A_0$  (minuendo) for maior ou igual a  $B_n...B_0$ 

(subtraendo), porém poderá ser utilizada no caso contrário para sinalizar que o resultado é negativo, estando, então, na notação do complemento de 2.

## 5.4.6 Subtrator Completo a partir de Meio Subtratores

Podemos construir um Subtrator Completo a partir de 2 Meio Subtratores. Para isso, vamos analisar as expressões de ambos os blocos:

Meio Subtrator:



Figura 5.50

Subtrator Completo:



Figura 5.51

Fatorando a expressão de Ts, temos:

$$Ts = T_E (\overline{A} \overline{B} + AB) + \overline{A}B(\overline{T}_E + T_E)$$

$$Ts = T_E (A \odot B) + \overline{A}B \quad \therefore \quad Ts = T_E (\overline{A \oplus B}) + \overline{A}B$$

Ligando A e B nas entradas X e Y do Meio Subtrator 1, temos:



Figura 5.52

Ligando a saída S na entrada X do 2º bloco, e à entrada Y, a variável  $T_{\rm E}$ , temos:



Figura 5.53

Notamos que a saída S do Meio Subtrator 2 apresenta a subtração completa de 2 números.

Analisando as saídas  $T_{S1}$  e  $T_{S2}$ , notamos que são os termos da expressão de Ts de um Subtrator Completo. Se injetarmos  $T_{S1}$  e  $T_{S2}$  nas entradas de uma porta OU, teremos na saída o Ts de um Subtrator Completo. O circuito com essa ligação é visto na figura 5.54.



Figura 5.54

# 5.4.7 Somador/Subtrator Completo

Podemos esquematizar um circuito que efetue as duas operações. Para isso, vamos introduzir uma outra entrada que permanecendo em nível 0, faz o circuito efetuar uma soma completa, e permanecendo em nível 1, faz efetuar uma subtração completa.

Vamos, agora, montar a tabela da verdade do circuito, sendo M a variável de controle ( $M = 0 \rightarrow \text{soma e } M = 1 \rightarrow \text{subtração}$ ):

| M | A   | В  | $T_{\rm E}$ | S | $T_{S}$ |    |                                         |
|---|-----|----|-------------|---|---------|----|-----------------------------------------|
| 0 | 0   | 0  | 0           | 0 | 0       | 1  |                                         |
| 0 | 0   | 0  | 1           | 1 | 0       | 1  |                                         |
| 0 | 0   | 1  | 0           | 1 | 0       |    |                                         |
| 0 | 0   | 1  | 1           | 0 | 1       |    | Soma                                    |
| 0 | 1   | 0  | 0           | 1 | 0       |    | Completa                                |
| 0 | 1   | 0  | 1           | 0 | 1       |    | (M=0)                                   |
| 0 | 1   | 1. | 0           | 0 | 1       |    |                                         |
| 0 | 1   | 1  | 1           | 1 | 1       |    |                                         |
| 1 | 0   | .0 | 0           | 0 | 0       | 1  |                                         |
| 1 | 0   | 0  | 1           | 1 | 1       |    |                                         |
| 1 | 0   | 1  | 0           | 1 | 1       | 60 | C-1-1-1-1-1-1-1-1-1-1-1-1-1-1-1-1-1-1-1 |
| 1 | 0   | 1  | 1           | 0 | 1       |    | Subtração                               |
| 1 | 1   | 0  | 0           | 1 | 0       | }  | Completa                                |
| 1 | 1   | 0  | 1           | 0 | 0       |    | (M=1)                                   |
| 1 | 1 1 | 1  | 0           | 0 | 0       |    |                                         |
| 1 | 1 1 | 1  | 1           | 1 | 1       |    |                                         |

Tabela 5.21

Vamos simplificar as saídas S e Ts, através dos diagramas de Veitch-Karnaugh:

S:



Figura 5.55

Do diagrama, obtemos:

$$S = A\overline{B}\overline{T}_{E} + \overline{A}\overline{B}T_{E} + ABT_{E} + \overline{A}B\overline{T}_{E}$$

Fatorando a expressão, temos:

$$S = \overline{A}(\overline{B}T_E + B\overline{T}_E) + A(\overline{B}\overline{T}_E + BT_E)$$

$$S = \overline{A}(B \oplus T_E) + A(B \odot T_E)$$

$$S = \overline{A}(B \oplus T_E) + A(\overline{B \oplus T_E})$$

$$:: S = A \oplus B \oplus T_E$$

#### Ts:



Figura 5.56

Do diagrama, obtemos:  $Ts = BT_E + \overline{M}AB + \overline{M}AT_E + M\overline{A}B + M\overline{A}T_E$ 

Fatorando a expressão, temos:

$$Ts = BT_E + B(\overline{M}A + M\overline{A}) + T_E(M\overline{A} + \overline{M}A)$$

$$Ts = BT_E + B(M \oplus A) + T_E(M \oplus A)$$

$$Ts = BT_E + (M \oplus A) (B + T_E)$$

Vamos, então, esquematizar o circuito:



Figura 5.57

A figura 5.58 mostra a representação deste circuito Somador/Subtrator Completo, em bloco:



Figura 5.58

#### 5.4.8 Exercícios Resolvidos

1 - Desenhe um sistema somador para 2 números de 2 bits apenas com blocos de Somadores Completos.

Para obtermos este sistema, necessitaríamos de um Meio Somador e um Somador Completo. A solução é obtida aplicando nível 0 (terra) à entrada de transporte do  $(T_{\rm E})$  do somador relativo ao bit menos significativo, transformando-o em Meio Somador, pois esta entrada fica eliminada. A figura 5.59 apresenta este sistema, composto apenas de Somadores Completos.



Figura 5.59

2 - Desenvolva um circuito com uma entrada de controle M, para fornecer à saída o complemento de 1 de um número binário de 1 bit. (M = 0 = > Saída = número de entrada e M = 1 = > Saída = complemento de 1).

Para solucionar, vamos levantar a tabela da verdade, considerando a variável de controle M.

| М | A | S |                           |
|---|---|---|---------------------------|
| 0 | 0 | 0 | 1                         |
| 0 | 1 | 1 | Saída = número de entrada |
| 1 | 0 | 1 |                           |
| 1 | 1 | 0 | Saída = complemento de 1  |

Tabela 5.22

A partir da tabela, obtemos a expressão:  $S = \overline{M}A + M\overline{A}$  ou  $S = M \oplus A$ , sendo o circuito derivado, visto na figura 5.60.



Figura 5.60

Através do circuito, podemos constatar que M igual a 0 a saída é igual ao bit A da entrada (A = 0  $\Rightarrow$  0  $\oplus$  0 = 0 e A = 1  $\Rightarrow$  0  $\oplus$  1 = 1), e para M igual a 1 a saída é oposta (A = 0  $\Rightarrow$  1  $\oplus$  0 = 1 e A = 1  $\Rightarrow$  1  $\oplus$  1 = 0).

3 - Esquematize, em blocos, um sistema subtrator para 2 números com 2 bits.
 O sistema proposto irá realizar a subtração do número A<sub>1</sub>A<sub>0</sub> com o número B<sub>1</sub>B<sub>0</sub>. Assim sendo, temos:

$$\begin{array}{c|cccc}
 & A_1 & A_0 \\
 & - & B_1 & B_0 \\
\hline
 & S_1 & S_0
\end{array}$$

Para a 1<sup>a</sup> coluna da operação, vamos utilizar um Meio Subtrator, pois não há transporte de entrada. Para a 2<sup>a</sup> coluna, porém, utilizamos um Subtrator Completo, pois este possui entrada para o bit proveniente da coluna anterior. O circuito, assim esquematizado, é visto na figura 5.61.



Figura 5.61

# 5.5 Quadro Resumo

|                       |                                        |        |      |    |            |          |                                 |                | C        | ódig           | os  |              |           |                                   |            |          |                                     |              |          |                  |              |    |
|-----------------------|----------------------------------------|--------|------|----|------------|----------|---------------------------------|----------------|----------|----------------|-----|--------------|-----------|-----------------------------------|------------|----------|-------------------------------------|--------------|----------|------------------|--------------|----|
| Decimal               |                                        |        |      |    | E          | хсе      | sso                             | 3              |          | Gray 2 entre 5 |     |              |           |                                   | co:maxoru  | Jonhson  |                                     |              |          |                  |              |    |
| 0                     | 0                                      | 0      | 0    | 0  | 0          | 0        | 1                               | 1              | 0        | 0              | 0   | 0            | 0         | 0                                 | 0          | 1        | 1                                   | 0            | 0        | 0                | -0           | 0  |
| 1                     | 0                                      | 0      | 0    | 1  | 0          | 1        | 0                               | 0              | 0        | 0              | 0   | 1            | 0         | 0                                 | 1          | 0        | 1                                   | 0            | 0        | 0                | 0            | 1  |
| 2                     | 0                                      | 0      | 1    | 0  | 0          | 1        | 0                               | 1              | 0        | 0              | 1   | 1            | 0         | 0                                 | 1          | 1        | 0                                   | 0            | 0        | 0                | 1            | 1  |
| 3                     | 0                                      | 0      | 1    | 1  | 0          | 1        | 1                               | 0              | 0        | 0              | 1   | 0            | 0         | 1                                 | Ò          | 0        | 1                                   | 0            | 0        | 1                | 1            | 1  |
| 4                     | 0                                      | 1      | 0    | 0  | 0          | 1        | 1                               | 1              | 0        | 1              | 1   | 0            | 0         | 1                                 | 0          | 1        | 0                                   | 0            | 1        | 1                | 1            | 1  |
| 5                     | 0                                      | 1      | 0    | 1  | 1          | 0        | 0                               | 0              |          | 1              | 1   | 1            | 0         | 1                                 | 1          | 0        | 0                                   | 1            | 1        | 1                | 1            | 1  |
| 6                     | 0                                      | 1      | 1    | 0  | 1          | 0        | 0                               | 1              | 0        | 1              | 0   | 1            | 1         | 0                                 |            | 0        | 1                                   | 1            | 1<br>1   | 1<br>1           | 1            | 0  |
| 8                     | $\begin{vmatrix} 0 \\ 1 \end{vmatrix}$ | 1<br>0 | 0    | 0  | 1          | 0        | 1                               | 1              | 0        | 1<br>1         | 0   | 0            | 1<br>1    | 0                                 | 0          | 1        | 0                                   | 1            | 1        | 0                | 0            | 0  |
| 9                     | 1                                      | 0      | 0    | 1  | 1          | 1        | 0                               | 0              | 1        | 1              | 0   | 1            | 1         | 1                                 | 0          | 0        | 0                                   | 1            | 0        | 0                | 0            | 0  |
| ,                     | 1                                      | Ü      | U    | 1  | 1          | 1        | *********                       | 6,6,6,600,00   |          | . 7 ·          |     | **********   |           | *********                         | U          | U        | Ü                                   | 1            | U        | Ü                | U            | 0  |
|                       | a                                      |        |      |    | Ca         | tod      | 0 00                            | 0.0000000      | 0.000    |                |     |              |           | ito a                             | cen        | de       | com                                 | 1 1          | nli      | rada             | ) 9O         |    |
| 1                     | g                                      | ь      |      |    | Ca         |          | 0 00                            | )11EC          | 111      |                |     |              |           | ode                               |            | uc.      | COII                                | 1 (1664      | трт      | cadi             | <i>3 a</i> 0 | 16 |
| _ <u>.</u> ~ <u>C</u> | Į                                      | c      |      |    | ar         | od       | o co                            | mu             | m        |                |     |              |           | to a                              |            | de       | com                                 | ı 0 a        | apli     | cade             | o ao         |    |
|                       | a                                      |        |      |    |            |          |                                 |                |          |                |     | (Q):00:00X   | ×00.00.00 | tode                              | 3.         |          |                                     |              |          |                  |              |    |
|                       |                                        |        |      |    | ı          |          |                                 | rcu            | itos     | Aı             | itm | etic         | 208       |                                   |            |          |                                     |              |          |                  |              |    |
| Meio                  | Sor                                    | nad    | lor  |    |            | A        | 2002                            | 5              | -        |                |     |              |           | S                                 | <b>S</b> = | A        | ⊕ ]                                 | В            |          |                  |              |    |
|                       |                                        |        |      |    |            | <b>*</b> | MÉIÓ<br>DMADO                   | 24800          | _        |                |     |              |           | 7                                 | _<br>      | · A      | В                                   |              |          |                  |              |    |
|                       |                                        |        |      |    | (96)       | В        |                                 | T <sub>S</sub> | - 7      |                |     |              |           |                                   | 9          |          |                                     | 99           |          |                  | 16           |    |
| Meio                  | Sub                                    | tra    | tor  |    |            | ≯ A      | MEIO                            | S              | <b>→</b> |                |     |              |           | S                                 | <b>S</b> = | A        | ⊕ ]                                 | В            |          |                  |              |    |
|                       |                                        |        |      |    |            | SU       | BTRAT                           |                | >        |                |     |              |           |                                   |            | Δ        | R                                   |              |          |                  |              |    |
| 6                     |                                        |        |      | Į. |            | В        |                                 | T <sub>S</sub> | A4550    |                |     |              |           |                                   | S          |          |                                     |              |          |                  | 30           |    |
| Somado                | r C                                    | omp    | olet | D  | 0 <u> </u> | A        |                                 | S              |          |                |     | S            | = ;       | <b>A</b> (                        | ÐΒ         | $\oplus$ | $T_{\epsilon}$                      |              |          |                  |              |    |
|                       |                                        |        |      |    | ()         | в        | SOMAL<br>COMPLI                 | OR<br>ETO      |          |                |     | $\mathbf{T}$ | · =       | A                                 | 3 +        | (A       | •                                   | B)           | . 1      | Ē                |              |    |
|                       |                                        |        |      |    |            | 1/2      |                                 | Ē              | (8)      |                |     | $T_{i}$      | , =       | Al                                | 3 +        | A'       | $\Gamma_{\!\scriptscriptstyle m E}$ | + F          | $3T_{E}$ |                  |              |    |
| Subtrate              | or C                                   | om     | plet | 0  |            | . A      |                                 | s              |          |                |     | S            | = ,       | A (                               | ) B        | <b>(</b> | TE                                  | 3            |          |                  |              |    |
|                       |                                        |        |      |    | _          | 1        | UBTRA                           | TOR            | -        |                |     | T            | . =       | $\overline{\mathbf{A}}\mathbf{I}$ | 3 +        | (Ā       | ( <del>+</del> )                    | B)           | . 1      | n<br>17          |              |    |
|                       |                                        |        |      |    | -          | TE       |                                 | Ts             | -        |                |     | 10.5         | 20        | ĀI                                |            | 000000   |                                     | *            |          |                  |              |    |
| Somado                | or/S                                   | ubti   | rato | r  |            | ≯ A      | -                               | sl             |          | è              | S=  |              |           | В                                 |            |          | E                                   |              | - 12     | 5<br>- (V.E.S-6) | •            |    |
| Cor                   | mpl                                    | eto    |      |    |            | 500      | SOMADOR<br>SUBTRATO<br>COMPLETE | 255            | -        | 8              |     |              |           |                                   |            |          | ) A                                 | Υ .          | (P       |                  |              |    |
| M = 0                 | → S                                    | oma    | ado  | r  | in 100     |          | COMPLETE                        | 0000           | -        |                | LS  | The second   | ן נס      | E +                               | (1)        | 1 (      | A                                   | <i>)</i> • ' | (D       | <b>+</b> 3       | E)           |    |
| M = 1 -               | → Sı                                   | ıbtı   | ato  | r. | 20         | M        |                                 | Ts             |          |                |     |              |           |                                   |            |          |                                     |              |          |                  |              |    |

Tabela 5.23

228 Elementos de Eletrônica Digital

# 5.6 Exercícios Propostos

- 5.6.1 Elabore um Codificador Decimal/Binário para, a partir de um teclado com chaves numeradas de 0 a 3, fornecer nas saídas o código correspondente. Considere que as entradas das portas em vazio equivalem à aplicação de nível lógico 1.
- 5.6.2 Projete um circuito combinacional para em um conjunto de 4 fios, fornecer nível 0 em apenas um deles por vez (estando os demais em nível 1), conforme seleção binária aplicada às entradas digitais.
- **5.6.3** Elabore um decodificador 3 para 8 onde, conforme as combinações entre os 3 fios de entrada, 1 entre os 8 fios de saída é ativado (nível 1).
- **5.6.4** Desenvolva um circuito que transforme do código BCD 8421 para o código de Johnson.
- **5.6.5** Projete um decodificador do código Gray para o Excesso 3. Dê apenas as expressões simplificadas.
- **5.6.6** Projete um decodificador para, a partir de um código binário, escrever a sequência de 1 a 5 em um display de 7 segmentos catodo comum.
- **5.6.7** Idem ao anterior, para escrever a seqüência da figura 5.62 em um display de 7 segmentos anodo comum.

| CARACTERE | $\mathcal{L}$ | 1 | P | L | H | 4 | E | r |
|-----------|---------------|---|---|---|---|---|---|---|
| CASO      | 0             | 1 | 2 | 3 | 4 | 5 | 6 | 7 |

Figura 5.62

- **5.6.8** Monte a tabela e simplifique as expressões do decodificador do código Gray para hexadecimal, visualizado em um display de 7 segmentos catodo comum.
- 5.6.9 Faça o projeto e desenhe o circuito para, a partir de um código binário, escrever a sequência do sistema hexadecimal em um display de 7 segmentos anodo comum.
- **5.6.10 -** Mostre como um bloco Somador Completo pode ser utilizado para efetuar a soma de 3 números de 1 bit.

Circuitos Combinacionais - 2<sup>a</sup> Parte 229

- **5.6.11** Esquematize, em blocos, um sistema subtrator para 2 números de 4 bits.
- 5.6.12 Utilizando o sistema obtido no exercício 5.6.11, faça um estudo e conclua qual o resultado obtido no caso de o minuendo (A<sub>3</sub> A<sub>2</sub> A<sub>1</sub> A<sub>0</sub>) ser menor que o subtraendo (B<sub>3</sub> B<sub>2</sub> B<sub>1</sub> B<sub>0</sub>).
- 5.6.13 Elabore um Meio Somador/ Meio Subtrator ( $M = 0 \rightarrow$  Meio Somador e  $M = 1 \rightarrow$  Meio Subtrator).
- **5.6.14** Esquematize, em blocos, um sistema Somador/Subtrator Completo para 2 números de 4 bits.
- 5.6.15 Estenda o circuito obtido no exercício resolvido nº 2 (item 5.48), para um de 4 bits.
- **5.6.16** Utilizando blocos de Somadores Completos, elabore um sistema subtrator para 2 números de 2 bits.
- 5.6.17 Utilizando blocos de Somadores Completos, elabore um sistema para 2 números de 2 bits que faça soma ou subtração, conforme o nível aplicado a uma entrada de controle M (M = 0 → soma e M = 1 → subtração).